全球可編程邏輯解決方案廠商美商賽靈思(Xilinx)宣布,為因應可編程趨勢,針對系統工程師推出賽靈思下一世代可編程的現場可編程閘陣列(FPGA)平台。此全新平台的功耗只有前一代平台的一半,而容量卻高出兩倍。
透過選擇一種高效能與低功耗的製程技術、可讓產品更多元的通用型可擴充架構、以及創新工具,賽靈思表示,將最大化28奈米製程節點的價值,提供顧客具備特定應用積體電路(ASIC)等級能力的FPGA元件,以符合其成本與電力預算;同時可藉由簡單的設計移轉與再利用的IP,提升工程師的生產力。
賽靈思可編程平台開發事業部資深副總裁Victor Peng表示,對於28奈米製程節點來說,靜態功率往往是元件總體功率消耗非常重要的一部分,在某些情況中更成為掌控成敗的關鍵。為了達到最大的功率效率,製程的選擇至為關鍵,因為它能控制功耗,驅動更高的系統效能使用性與功能。賽靈思為下一世代FPGA,選擇了台積電與三星電子具備高效能與低功耗的高介電層/金屬閘(High-k Metal gate)製程技術,將靜態功耗降至最低,在進入28奈米製程之時,不用擔心犧牲效能與功能性的優勢。
相較於標準高效能製程,選擇高效能與低功耗製程可讓FPGA的靜態功率降低50%。而與前一代FPGA元件相比,較低的靜態功耗讓賽靈思能提供客戶同等級中最低功耗的FPGA產品,並可降低50%的總功耗。同時,下一世代的開發工具透過創新的時脈管理,可降低20%的動態功率;而賽靈思更加強化的部份可重新組態(Partial Reconfiguration)技術,讓工程師可進一步降低33%的功耗與系統成本。
賽靈思網址:www.xilinx.com