低成本IP核心/工具支援 FPGA實現FIR濾波器設計

作者: Gordon Hands
2007 年 12 月 27 日
老闆要求在你的FPGA設計實現有限脈衝響應(Finite Impulse Response, FIR)濾波器設計。或許你還能記得學校學過的FIR濾波器的基本結構,但接下來呢?哪一參數重要?完成設計的最佳途徑是什麼?最後,但並非是最不重要的,是如何能在一個FPGA內部實現FIR濾波器設計?別緊張。因為在很多FPGA元件內部,FIR濾波器是最常被實現的功能之一,為此,有大量低成本IP核心以及工具可幫助你完成設計工作。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

滿足低成本/低抖動需求 晶體緩衝器降低設計風險

2011 年 03 月 28 日

克服電源供應雜訊問題 車用MCU提升系統穩定性

2012 年 05 月 24 日

借力BiCMOS製程 超音波接收器實現低雜訊/功耗

2015 年 12 月 03 日

無線電架構攸關訊號干擾/共存 射頻採樣/零中頻設計細思量

2022 年 05 月 05 日

PD 3.1克服相容性挑戰 USB快充240W達陣

2022 年 05 月 19 日

開拓疾病治療新途徑 生物電子藥物前景可期(1)

2023 年 12 月 04 日
前一篇
審慎考量電路板布局 降低手機音訊通道雜訊
下一篇
ST/天津一汽成立汽車電子應用聯合實驗室