低功耗嵌入式設計風潮興

實現晶片層級耗電量微縮 電壓調整技術成效顯著

作者: Heinrich Hillmayr
2008 年 05 月 08 日
隨著半導體製程不斷朝更先進方向演進,致使得晶片電路密度加大,而影響靜態與動態耗電量大增,為能有效解決此一問題,電壓調整技術也應運而生。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

射頻奈米設計挑戰重重 先進矽晶片建模重要性益顯

2006 年 03 月 08 日

採FPGA建構平台發展環境 儲存區域網路效能再升級

2006 年 04 月 10 日

實現高彈性電壓穩壓器設計 分散式轉換器架構嶄露頭角

2006 年 04 月 10 日

提升可靠性 數位回授迴路創新電源設計

2009 年 09 月 02 日

矽晶片融合技術助力 FPGA打造即時嵌入式系統

2013 年 04 月 20 日

臉部辨識/反詐騙/低電力喚醒三合一 人臉驗證準確率大增

2019 年 01 月 10 日
前一篇
滿足多元控制/存取 ZigBee Gateway趁勢而起
下一篇
太克即時頻譜分析儀獲編輯推薦獎