減少離線電源供應電路占用空間 採用複合式元件實現

作者: PFCPhil Zuk
2006 年 08 月 28 日
功率因數校正的基本定義是使電流、電壓波形能夠一致,使電流失真最小,增加電源效率。實現功率因數校正方式通常是採用升壓轉換器,維持一個高於線電壓峰值的電壓。目前半導體業者已發展出複合式元件,將功率因數校正與脈寬調變功能整合到一個封裝元件中,有助於減少元件數量與離線電源供應電路占用空間。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

提升電源密度/系統效率 交錯式PFC技高一籌

2008 年 03 月 26 日

善用既有IP組合 SoC整合HDMI事半功倍

2008 年 04 月 15 日

提升中型企業儲存效能 伺服器型固態硬碟展身手

2011 年 02 月 21 日

因應車用電子龐大資料量 5G掌握自駕車上路命脈

2017 年 03 月 11 日

前/後端連線一把罩 無線通訊加值EV充電體驗

2021 年 08 月 23 日

常關需求引發路線之爭 D-mode GaN不容低估(3)

2023 年 10 月 31 日
前一篇
Cypress推出最新PSoC Express 2.1版開發工具
下一篇
亞爾特拉Elektrobit提供無線基地台OBSAI RP3-01開發套件