茂綸推出ASIC Prototyping Board

2007 年 10 月 15 日

茂綸推出ASIC Prototyping Board,其為採用Altera Stratix II系列Fine-Line BGA 1508 Pin包裝的FPGA,最大可提供將近十八萬個邏輯單元、9,383K RAM Bits、九十六個36×36硬體乘法器及十二個整合式鎖相迴路(PLL),在10公分×12公分基板面積下可提供最大一千一百個輸出入接腳,所有I/O接腳透過四個高速高密度的Samtec連接器與主板連結,由於目前高容量的FPGA在加工製程及測試都需花較多的時間來完成,如何快速有效的完成一個ASIC平台,提供ASIC硬體軟體設計人員在此平台無誤的完成設計驗證及偵錯,此款ASIC Prototyping Board是一個解決問題的途徑,對於ASIC Prototyping System的製作提供最佳的彈性及快速可靠的方法。

使用大容量FPGA元件來作ASIC設計的驗證平台,已是普遍的做法,不僅可快速的確認ASIC邏輯設計是否正確外,也可在設計早期作有限度的確認ASIC功能在真正的應用中是否符合所需,一般而言,大型的ASIC設計在驗證上主要的需求以FPGA容量的大小及輸出入接腳的多寡為主,FPGA的容量大可讓ASIC在設計時不須為了FPGA容量過小而作切割,輸出入接腳越多則可提供越多訊號輸出以作為電路除錯(Debug)的方便訊號監測。

茂綸網址:www.gfec.com.tw

標籤
相關文章

飛思卡爾發表線路板支援套件

2007 年 02 月 16 日

賽靈思FPGA平台方案與PCI Express 2.0版本相容

2009 年 01 月 05 日

英國威格斯VICOTE塗料獲噴塗大廠採用

2011 年 03 月 29 日

Bourns發布新款表貼式封裝PTVS

2014 年 10 月 13 日

R&S向量網路分析儀簡化S參數量測

2017 年 08 月 10 日

是德推創新無遠弗屆計畫 提升遠端作業執行效率

2020 年 04 月 27 日
前一篇
Wavesat/IBM開發4G行動WiMAX晶片
下一篇
英商康橋節能電源供應器方案出爐

登入會員

本站程式甫於2022.5.5更新,
所有舊會員必須先點擊:
忘記密碼 進行密碼確認後,才能正常登入。

上述動作目的在於確保帳號安全性,造成不便懇請見諒。如您已重設過密碼,請忽略此訊息。