Aldec發布最新改版的Active-HDL(7.2)

2007 年 01 月 30 日

Aldec宣布Active-HDL最新版本Active-HDL 7.2,已於2006年12月11日正式上市。Active-HDL是1套以Windows為基礎,可支援FPGA/CPLD/ASIC設計輸入/驗證平台。Aldec在台總代理鈦思科技表示,Active-HDL新版(7.2)增加了許多新的產品功能,如簡化設計時的複雜度/提高生產力/加快行為層速度等。
 

Active-HDL新版(7.2)改進PLI/VHPI/VPI精靈的圖形化使用者介面。設計流程管理者也做了功能上的更新並支援最新合成 (Synthesis)/布局/繞線/其他供應商工具。鈦思科技表示,Active-HDL是市面最具彈性且介面最易於使用的設計套裝軟體,能夠協助工程師在單一整合的環境下執行所有工作。
 

Active-HDL新版(7.2)同時改善波型檢視器的速度,就好像控制滑鼠上的滾輪檢視功能一樣方便,能夠輕鬆將畫面放大/縮小,波型檢視器裡也有1個一樣的控制器功能,只要按住CTRL鍵並利用滑鼠來回上下的動作即可控制。
 

Aldec網址:www.aldec.com
 

鈦思網址:www.terasoft.com
 

標籤
相關文章

凌力爾特雙組DC-DC穩壓器簡化電源設計

2010 年 12 月 05 日

安捷倫發表北斗GNSS衛星訊號模擬選項

2013 年 05 月 02 日

安立知服務保證系統獲Jasper Wireless採用

2014 年 07 月 03 日

Diodes推出USB 3.1 Gen 1控制器

2018 年 03 月 08 日

捷鼎/程曦攜手打造輿情大數據平台方案

2017 年 11 月 03 日

環旭電子推出靈活模組化邊緣運算解決方案

2023 年 09 月 01 日
前一篇
安捷倫新發表J-BERT功能提供抖動容忍度測試
下一篇
盛達電業BILLION正式切入台灣中小企業通路市場