安捷倫於EPEPS中展出高速數位設計方案

2012 年 11 月 28 日

安捷倫(Agilent)今年於美國亞利桑那州舉辦的EPEPS(Electrical Performance of Electronic Packaging and System)研討會中,展示旗下最新的高速數位設計解決方案。
 



隨著數位訊號的速率達到Gigabit水準,「無法預測」已成常態,使得工程師在設計這些高速數位訊號時,面臨著各種前所未見的挑戰。安捷倫高速數位設計解決方案包含完整的數位測試工具,可協助工程師克服Gigabit數位設計的挑戰,以便完成設計與模擬、分析、除錯,進而開發出相容的設計。
 



安捷倫專家於EPEPS 2012中展示SystemVue 2012.06軟體套件。設計工程師可使用這套軟體,來建立高速數位晶片對晶片(Chip-to-Chip)和機架到機架(Rack-to-Rack)鏈路所需的中通道(Mid-Channel)中繼器和光鏈路模型,比起使用C語言來進行手動編碼,可省下好幾個月的編程時間。
 



這些模型之後可送交中繼器和光鏈路客戶,讓他們使用ADS先進設計系統中的暫態/迴旋模擬器,將模型整合到完整的端對端通道模擬。
 



安捷倫首席研發工程師Fangyi Rao同時也在Channels and Memory Interface講座的「時脈通道抖動放大之時域分析」課程中,與Juniper Networks技術主管Sammy Hindi共同發表演說。
 



安捷倫網址:www.agilent.com

標籤
相關文章

安捷倫手持式示波器配備彩色VGA顯示器

2012 年 01 月 19 日

安捷倫針對接收器測試推出參考時脈乘法器

2012 年 02 月 16 日

安捷倫新增經濟型訊號分析儀頻率選項

2012 年 10 月 27 日

安捷倫桌上型數位萬用電表提供每秒190筆讀值

2013 年 01 月 28 日

安捷倫PXA分析儀結合即時頻譜分析儀

2013 年 02 月 19 日

安捷倫射頻量測技術研討會將於3/20登場

2013 年 03 月 12 日
前一篇
mHealth商機俏 智慧手機內建醫療晶片有影
下一篇
電信、晶片商力拱 手機/筆電NFC支付漸成形