低成本IP核心/工具支援 FPGA實現FIR濾波器設計

作者: Gordon Hands
2007 年 12 月 27 日
老闆要求在你的FPGA設計實現有限脈衝響應(Finite Impulse Response, FIR)濾波器設計。或許你還能記得學校學過的FIR濾波器的基本結構,但接下來呢?哪一參數重要?完成設計的最佳途徑是什麼?最後,但並非是最不重要的,是如何能在一個FPGA內部實現FIR濾波器設計?別緊張。因為在很多FPGA元件內部,FIR濾波器是最常被實現的功能之一,為此,有大量低成本IP核心以及工具可幫助你完成設計工作。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

以延遲鎖相迴路為基礎 超寬頻頻率合成器實現有譜

2008 年 09 月 17 日

硬體模擬器加持 乙太網路SoC測試快又準

2016 年 01 月 28 日

內建4G通訊功能 獨立型穿戴裝置開創應用新局

2016 年 05 月 26 日

遵循三大基礎功夫 晶背FIB電路修補難度降

2019 年 05 月 12 日

穿戴式裝置出新招 智慧織物實現即時照護

2022 年 09 月 12 日

智慧助理導入新資安漏洞 AI提示注入攻擊釀車電隱患

2025 年 12 月 23 日
前一篇
審慎考量電路板布局 降低手機音訊通道雜訊
下一篇
ST/天津一汽成立汽車電子應用聯合實驗室