加速LTE晶片設計 Algotochip擴大與IP商合作

作者: 黃耀瑋
2013 年 05 月 24 日

矽智財(IP)與IC設計服務業者持續加強4G晶片研發合作。因應長程演進計畫(LTE)設計複雜度大增,IC設計服務公司Algotochip已發展出一套可編程SoC架構設計平台–藍盒子(Blue-Box),並與安謀國際(ARM)、Tensilica等矽智財(IP)供應商緊密合作,可在8~16周內將客戶的C程式碼轉換成可量產的SoC架構,加速 LTE晶片上市時程。



Algotochip創辦人暨技術長Satish Padmanabhan認為,SoC設計挑戰益發艱難,IP供應商、IC設計業者已很難再單打獨鬥。



Algotochip創辦人暨技術長Satish Padmanabhan表示,Algotochip可透過專屬的可編程設計平台整合各種微處理器(MPU)核心、演算法、製程設計套件(PDK)與軟體編譯器,並計算出最適合的數位SoC微架構、電路布局與軟體配置模式;如此不僅能加快LTE系統中,數位訊號處理器(DSP)、現場可編程閘陣列(FPGA)或特定應用積體電路(ASIC)的開發時程,還可透過修改C程式碼的方式,快速滿足特殊應用功能設計需求。


Padmanabhan強調,由於LTE強調高傳輸速率,因此處理器須針對相關訊號快速進行編碼及解碼,同時須在低功耗的前提下,導入更多軟體及IP區塊以增強運算功能,導致設計愈來愈複雜。在晶片商、系統廠均面臨產品上市時程的壓力下,對SoC設計與分析平台的需求已明顯湧現,為Algotochip帶來新的市場發展契機。


因此,Algotochip正與IP、軟體、晶圓廠等合作夥伴打造完整的SoC製造生態系統,並將陸續導入台積電40、28奈米(nm)先進製程,提供高效能、低功耗的LTE晶片設計方案。目前該公司已啟動數個40奈米LTE Turbo Decoder設計案,預計下半年發布成果。


隨著各國電信商加速LTE商轉,Algotochip主要投資者–日東電工(Nitto Denko)也計畫在2013年加碼投資,增強Algotochip的工程研發實力,以搶攻日本、中國大陸LTE市場商機。


Padmanabhan更透露,未來Algotochip也將搶進智慧電網(Smart Grid)市場,藉由藍盒子強大的軟硬體整合能力,協助相關業者克服多通訊標準、低功耗的智慧電網晶片設計挑戰。

標籤
相關文章

強化行動裝置運算火力 晶片商祭出獨家影像/通訊IP

2013 年 06 月 06 日

逐鹿嵌入式市場 SoC FPGA槓上MPU

2011 年 10 月 13 日

室內聯網需求殷 企業級Femtocell商機看俏

2012 年 07 月 27 日

德州儀器力推小型蜂巢式基地台解決方案

2011 年 07 月 01 日

RTOS/處理器大翻新 NI新版CompactRIO現身

2013 年 08 月 09 日

蘋果Mac SoC預計2021年上半年量產 成本可望大幅降低

2020 年 07 月 09 日
前一篇
Epson發表工業用機械手臂
下一篇
正中4K×2K電視紅心 MyDP應用版圖再擴張