大幅提升快閃記憶體儲存容量 MirrorBit Quad蓄勢待發

作者: 王光偉
2007 年 01 月 29 日
為滿足通訊、消費性電子、汽車等應用市場對於低成本、高容量的快閃記憶體需求,半導體業者飛索以MirrorBit技術為基礎,開發出可達成每單位4位元儲存容量的MirrorBit Quad技術,不僅在成本、可靠度與讀取速度優於傳統浮動閘門技術,憑藉先進製程特性,未來在尺寸、成本與儲存能力上更具爆發力。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

後段驗證流程待突破 3D IC量產化挑戰重重

2010 年 02 月 22 日

降低成本攸關存亡 晶圓廠製程管制成顯學

2016 年 07 月 18 日

掌握車聯網安全標準核心 電動車/自駕車安心上路

2018 年 01 月 07 日

遵循三大基礎功夫 晶背FIB電路修補難度降

2019 年 05 月 12 日

SiC/GaN最佳化傳動系統效率 實現EV節能設計(1)

2024 年 02 月 02 日

強化失效解析/突破製造良率 TGV成絕緣中介層明日之星

2025 年 10 月 15 日
前一篇
瑞薩SiGe功率電晶體可運用於功率放大器
下一篇
安捷倫發表7Gb/s和12.5Gb/s碼型產生器