大幅提升快閃記憶體儲存容量 MirrorBit Quad蓄勢待發

作者: 王光偉
2007 年 01 月 29 日
為滿足通訊、消費性電子、汽車等應用市場對於低成本、高容量的快閃記憶體需求,半導體業者飛索以MirrorBit技術為基礎,開發出可達成每單位4位元儲存容量的MirrorBit Quad技術,不僅在成本、可靠度與讀取速度優於傳統浮動閘門技術,憑藉先進製程特性,未來在尺寸、成本與儲存能力上更具爆發力。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

類比及記憶體電路為重醒課題 探討被動式RFID晶片設計

2005 年 03 月 29 日

無線通訊:採用反向連結電源控制元件 減少CDMA系統功耗及干擾

2005 年 04 月 29 日

SoC設計:錯誤更正碼的明日之星-LDPC部份平行解碼架構能多元應用

2005 年 07 月 14 日

打造驅動HB LED高功率/耐用方案<br>全新脈衝電平調變技術崛起

2009 年 07 月 03 日

低電壓/高資料密度/速率 DDR5全面搶攻高效應用

2020 年 12 月 07 日

車載電氣系統超前部署 48V輕油電擁抱新應用

2020 年 09 月 10 日
前一篇
瑞薩SiGe功率電晶體可運用於功率放大器
下一篇
安捷倫發表7Gb/s和12.5Gb/s碼型產生器