射頻奈米設計挑戰重重 先進矽晶片建模重要性益顯

作者: Karen Chow
2006 年 03 月 08 日
CMOS製程的奈米技術發展,提高了射頻的產能以及射頻整合數位電路至單晶片的能力,然而更精密的技術卻也帶來許多新的實體效應,設計人員必須為其建立適當的模型...
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

滿足AED低功耗/瞬間啟動要求 非揮發式FPGA大展所長

2011 年 08 月 22 日

打造高品質軍用電子裝置 多核心處理器軟硬兼施

2011 年 08 月 29 日

採用共通開發環境及語言 系統設計與測試一步到位

2012 年 11 月 12 日

兼具低功耗、體積小優勢 APU打造多螢數位電子看板

2014 年 01 月 12 日

光源功率/光罩檢測大有斬獲 EUV微影商用有眉目

2015 年 08 月 03 日

精準揪出製程缺陷 奈米電性量測明察秋毫

2023 年 01 月 26 日
前一篇
Cypress 推出業界最小體積的可編程展頻時脈振盪器
下一篇
AuthenTec 世界最小的指紋感測器可提供可靠的PC保護功能