射頻奈米設計挑戰重重 先進矽晶片建模重要性益顯

作者: Karen Chow
2006 年 03 月 08 日
CMOS製程的奈米技術發展,提高了射頻的產能以及射頻整合數位電路至單晶片的能力,然而更精密的技術卻也帶來許多新的實體效應,設計人員必須為其建立適當的模型...
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

避免無線訊號形狀改變 射頻/基頻模擬衰落測試兵分兩路

2007 年 06 月 29 日

實現高效能電源轉換器 HVIC性價比亮眼

2011 年 10 月 27 日

慎選石英晶體負載電容值 時序晶片確保精確性/可靠度

2015 年 08 月 20 日

廣播擴展功能更強大 藍牙5成信標設計利器

2018 年 12 月 03 日

系統層級架構/中斷延遲產生影響  處理器效能高低不容輕忽

2017 年 10 月 05 日

車用功率MOSFET遇散熱挑戰 頂部散熱強化熱管理

2023 年 04 月 09 日
前一篇
Cypress 推出業界最小體積的可編程展頻時脈振盪器
下一篇
AuthenTec 世界最小的指紋感測器可提供可靠的PC保護功能