導入複合記憶體架構 嵌入式顯示器效能更上層樓

作者: Ken Perdue
2012 年 08 月 30 日
為提升終端用戶使用體驗,嵌入式系統開發商對嵌入式顯示器性能要求愈來愈嚴苛。創新的複合記憶體架構,可整合系統控制器與快閃記憶體,並減少使用外部DRAM,從而加快圖形資料處理及顯示速度,提高嵌入式顯示器性能。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

記憶體加入ECC功能 嵌入式系統提升抗誤碼能力

2013 年 02 月 25 日

迎戰英特爾Haswell 超微G系列APU搶先卡位

2013 年 04 月 23 日

攜手炬力/君正 MIPS平板/手機市場達陣

2011 年 06 月 08 日

選對合適繪圖控制器 嵌入式顯示應用光彩奪目

2011 年 11 月 28 日

創造殺手級3D IC產品 CPU/記憶體堆疊勢在必行

2012 年 01 月 16 日

電晶體密度提升速度減緩 摩爾定律越走越艱辛

2020 年 03 月 12 日
前一篇
安全至上 居家監控擴大M2M應用市場
下一篇
美商國家儀器LabVIEW研討會9/18高雄開跑
最新文章

歐特明以視覺AI實現交通事故歸零願景

2024 年 04 月 17 日

研華/台灣車聯網協會攜手展示AIoV智慧車聯網方案

2024 年 04 月 17 日

Ansys正式發布AI虛擬助手AnsysGPT

2024 年 04 月 17 日

ST推出新一代時間飛行感測器

2024 年 04 月 17 日

英飛凌獲得群光電能「氮化鎵策略合作夥伴獎」

2024 年 04 月 17 日