擺脫雜訊干擾包袱 ADC電源設計最佳化不可或缺

作者: Xavier Ramu
2016 年 06 月 13 日
對高效能類比數位轉換器(ADC)而言,電源上所夾帶的雜訊常是拖累其效能表現的原因之一,其中又以管線(Pipeline)ADC對雜訊最為敏感。一般來說,在為ADC設計電源供應時,最須注意的是漣波、閃爍與寬頻熱雜訊。相關電源設計必須按照ADC特性最佳化。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

透過線掃描方式 實現VESA標準光學量測規範

2007 年 11 月 15 日

低核心電壓需求殷 多重電壓監控元件出線

2009 年 09 月 14 日

材料穩定性、壽命優於OLED μLED成微投影當紅炸子雞

2013 年 04 月 01 日

新型SMU電力分析更精準 IoT無線感測器提升續航力

2016 年 03 月 28 日

生物標記物助醫療發展 監測感測器平台整合添效能

2018 年 03 月 15 日

低功耗/小尺寸同時滿足  電源設計大舉轉向48V架構

2018 年 03 月 29 日
前一篇
藍牙低功耗打下基礎 標籤/信標應用進展神速
下一篇
是德高速數位量測解決方案獲百佳泰採用