台灣IC設計躍龍門

整合原型驗證軟硬體平台 加速SoC與軟體開發

作者: Juergen Jaeger
2007 年 10 月 18 日
SoC的設計日益複雜,藉由多顆FPGA進行驗證的方法也愈來愈普及。然而,將SoC設計移植到FPGA,常遭遇FPGA閘控時脈轉換與IP處理等問題,須仰賴適當的軟體工具來加以克服,進而提升驗證效率。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

發揮電路導向布局優勢 客製化IC布局彈指實現

2011 年 07 月 11 日

實體層規格大翻新 802.11ac傳輸率三級跳

2012 年 09 月 08 日

自駕車前景佳 ADAS解決方案大舉出籠

2016 年 09 月 11 日

運算資源使用/分配慎行 雲端EDA縮短晶片上市時程

2021 年 10 月 14 日

延長通電前電池壽命 RPM電源設計有訣竅

2022 年 11 月 07 日

FMCW雷達低成本實現遠距偵測 車用雷達相位雜訊驗證不可少

2026 年 01 月 13 日
前一篇
德州儀器C6452/C6455應用於電信/醫療
下一篇
英飛凌/Jungo電信級家用閘道器平台出爐