台灣IC設計躍龍門

整合原型驗證軟硬體平台 加速SoC與軟體開發

作者: Juergen Jaeger
2007 年 10 月 18 日
SoC的設計日益複雜,藉由多顆FPGA進行驗證的方法也愈來愈普及。然而,將SoC設計移植到FPGA,常遭遇FPGA閘控時脈轉換與IP處理等問題,須仰賴適當的軟體工具來加以克服,進而提升驗證效率。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

兼具低雜訊/寬頻特性 CTSD類比數位轉換器崛起

2009 年 02 月 06 日

具小體積/低成本/高彈性優勢 PoP封裝層疊風潮興

2009 年 02 月 27 日

借助高彈性參考設計平台 直流電PLC應用開發更省力

2015 年 03 月 23 日

RF轉換器技術更成熟 寬頻無線電設計更簡單

2019 年 07 月 11 日

DOCSIS 4.0上行/下行全面優化 GaN升級纜線數據機放大器

2022 年 01 月 27 日

CPU內建功能安全 車用/工控安全彈性升級

2023 年 02 月 09 日
前一篇
德州儀器C6452/C6455應用於電信/醫療
下一篇
英飛凌/Jungo電信級家用閘道器平台出爐