時序交錯式ADC克服校正難題 SDR系統動態範圍不打折

作者: Djamel Haddadi
2014 年 10 月 16 日
時序交錯式類比數位轉換器(RF ADC)是軟體定義無線電(SDR)系統的關鍵元件,但極易受到時序變化不匹配誤差的影響,導致系統動態範圍顯著降低,因此半導體業者開發出新的背景校正演算法,以強化ADC運作性能,並提高動態範圍。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

USB應用專欄:USB速度不敷需求?PCIe有機會取而代之

2005 年 08 月 03 日

MEMS化學蝕刻可減少元件厚度 MEMS麥克風滿足新型手機

2005 年 09 月 08 日

電源:採用標準介面線設計 ADC待機模式延長電池壽命

2005 年 11 月 10 日

FPGA系列講座:Logic Gate Design發展平台(3) 快速型資料正反器設計重點

2006 年 01 月 16 日

PXI數位視訊分析儀助威 高畫質影音測試挑戰迎刃解

2013 年 03 月 18 日

SGP4模型家族結合ML 衛星位置估算要快/要準任君選

2025 年 02 月 05 日
前一篇
加速數位電源普及 電源製造廠商組AMP聯盟
下一篇
盛群發布具射頻發射功能的微控制器