鎖定背板主幹應用領域 實驗性低功率收發器成形

作者: J. Poulton / R. Palmer
2008 年 08 月 26 日
現今電腦系統需要接近1Tbit/s的極高晶片外通訊頻寬,同時,使用於晶片間互連的高速序列連結也非常普遍。這些連結通常是由具備適度衰減、干擾與反射的極短通道所構成。然而,目前晶片間序列連結必須處理更困難的背板與纜線收發器通道問題;這些能提供大約20mW/Gbit/s功率效率的連結,耗費的功率遠超過短通道晶片間應用之所需。當今大部分的應用,包括家庭娛樂系統與可攜式電子裝置,其功率受到可用電力與散熱系統的嚴格限制;在桌上型與機上型應用方面,則已到達必須使用空氣冷卻的極限。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

兼具設計彈性與成本優勢 FPGA加速RFID讀取機開發

2006 年 07 月 25 日

兼顧人性化與可靠度 韌體升級方式邁向直覺化

2006 年 08 月 28 日

快取/晶片上快閃記憶體雙管齊下 實現微控制器即時性能

2006 年 09 月 28 日

滿足EV快充需求 高功率充電SiC強力後援

2021 年 07 月 22 日

優化系統操作 HMI設計確保行車安全不馬虎

2022 年 03 月 05 日

感測器監測運動數據 手足車滿足居家復健需求(2)

2023 年 08 月 17 日
前一篇
溫瑞爾支援英特爾嵌入式設備整合處理器系列
下一篇
精算陶瓷電容性能表現 DC- DC轉換器成本省更多