鎖定背板主幹應用領域 實驗性低功率收發器成形

作者: J. Poulton / R. Palmer
2008 年 08 月 26 日
現今電腦系統需要接近1Tbit/s的極高晶片外通訊頻寬,同時,使用於晶片間互連的高速序列連結也非常普遍。這些連結通常是由具備適度衰減、干擾與反射的極短通道所構成。然而,目前晶片間序列連結必須處理更困難的背板與纜線收發器通道問題;這些能提供大約20mW/Gbit/s功率效率的連結,耗費的功率遠超過短通道晶片間應用之所需。當今大部分的應用,包括家庭娛樂系統與可攜式電子裝置,其功率受到可用電力與散熱系統的嚴格限制;在桌上型與機上型應用方面,則已到達必須使用空氣冷卻的極限。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

利用CCD取像技術 新型態多點觸控螢幕成形

2008 年 06 月 06 日

突破不相容瓶頸 跳頻無線通訊開花結果

2008 年 07 月 30 日

降低成本攸關存亡 晶圓廠製程管制成顯學

2016 年 07 月 18 日

掌握車聯網安全標準核心 電動車/自駕車安心上路

2018 年 01 月 07 日

SiC/GaN最佳化傳動系統效率 實現EV節能設計(1)

2024 年 02 月 02 日

強化失效解析/突破製造良率 TGV成絕緣中介層明日之星

2025 年 10 月 15 日
前一篇
溫瑞爾支援英特爾嵌入式設備整合處理器系列
下一篇
精算陶瓷電容性能表現 DC- DC轉換器成本省更多