鎖定背板主幹應用領域 實驗性低功率收發器成形

作者: J. Poulton / R. Palmer
2008 年 08 月 26 日
現今電腦系統需要接近1Tbit/s的極高晶片外通訊頻寬,同時,使用於晶片間互連的高速序列連結也非常普遍。這些連結通常是由具備適度衰減、干擾與反射的極短通道所構成。然而,目前晶片間序列連結必須處理更困難的背板與纜線收發器通道問題;這些能提供大約20mW/Gbit/s功率效率的連結,耗費的功率遠超過短通道晶片間應用之所需。當今大部分的應用,包括家庭娛樂系統與可攜式電子裝置,其功率受到可用電力與散熱系統的嚴格限制;在桌上型與機上型應用方面,則已到達必須使用空氣冷卻的極限。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

類比/數位感測器雙管齊下 提升LCD/可攜式溫度補償

2008 年 03 月 27 日

可編程MEMS振盪器提升行動裝置設計彈性

2009 年 11 月 30 日

搭配最佳供電序列方案 FPGA系統電源管理效率大增

2015 年 06 月 27 日

移動區塊式資料消除技術輔助 繪圖處理器效能大躍進

2014 年 11 月 24 日

無線技術創新大舉出籠 5G空中介面全面進化

2017 年 03 月 09 日

全頻段接收器提升GNSS效能 強化準確度/穩健性/可靠性(1)

2025 年 05 月 29 日
前一篇
溫瑞爾支援英特爾嵌入式設備整合處理器系列
下一篇
精算陶瓷電容性能表現 DC- DC轉換器成本省更多