電源/訊號網路分道揚鑣好處多 晶背供電將成大勢所趨

2022 年 12 月 19 日
晶片供電網路(Power Delivery Network, PDN)的設計目標是以最高效率為晶片上的主動元件提供所需的電源(VDD)與參考電壓(VSS)。一直以來,業界都是利用後段製程(BEOL),在晶圓正面布線,透過這些低電阻的導線來供應電力給晶片(圖1)。但也因為如此,晶片內的供電網路與訊號網路(即晶片內的訊號線)必須共用相同的元件空間。...
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

先進SoC面臨散熱挑戰 熱學分析突顯STCO重要性(1)

2025 年 04 月 11 日

先進SoC面臨散熱挑戰 熱學分析突顯STCO重要性(2)

2025 年 04 月 11 日

3D NAND邁向千層堆疊 imec超前布署改良型結構(2)

2023 年 08 月 28 日

分子介面工程助攻 鈣鈦礦電池效率更上層樓

2023 年 10 月 11 日

先進封裝大行其道 ESD保護更顯重要(2)

2024 年 07 月 19 日

可程式化移相器問世 光子晶片設計彈性大增(1)

2024 年 11 月 12 日
前一篇
防盜作為轉型第一步 門鎖智慧主動監控更安心
下一篇
亞太區5G專網2028年產業規模達250億美元