低成本IP核心/工具支援 FPGA實現FIR濾波器設計

作者: Gordon Hands
2007 年 12 月 27 日
老闆要求在你的FPGA設計實現有限脈衝響應(Finite Impulse Response, FIR)濾波器設計。或許你還能記得學校學過的FIR濾波器的基本結構,但接下來呢?哪一參數重要?完成設計的最佳途徑是什麼?最後,但並非是最不重要的,是如何能在一個FPGA內部實現FIR濾波器設計?別緊張。因為在很多FPGA元件內部,FIR濾波器是最常被實現的功能之一,為此,有大量低成本IP核心以及工具可幫助你完成設計工作。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

影音品質再突破 D類放大器有助效能提升

2006 年 12 月 29 日

活用時序設定與I/O閘控功能 CPLD有助降低可攜式功耗

2007 年 01 月 29 日

新興應用浮現 群雄競逐MEMS商機

2011 年 01 月 10 日

導入CCM運作 QR返馳電源實現高峰值

2012 年 03 月 19 日

防止醫療電纜線組故障 應力消除裝置擔當重任

2014 年 12 月 20 日

智慧工業兩大關鍵 感測器/聯網技術必不可少

2019 年 01 月 27 日
前一篇
審慎考量電路板布局 降低手機音訊通道雜訊
下一篇
ST/天津一汽成立汽車電子應用聯合實驗室