低功耗嵌入式設計風潮興

實現晶片層級耗電量微縮 電壓調整技術成效顯著

作者: Heinrich Hillmayr
2008 年 05 月 08 日
隨著半導體製程不斷朝更先進方向演進,致使得晶片電路密度加大,而影響靜態與動態耗電量大增,為能有效解決此一問題,電壓調整技術也應運而生。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

改用多晶矽鍺閘 p通道MOS開關時間縮短

2012 年 03 月 12 日

車載DSRC通訊顯神通 汽車防撞系統更安全

2014 年 12 月 25 日

提升運算密度/降功耗 AI引擎優化5G高效運算

2020 年 12 月 28 日

縮小系統體積/提升可靠度 電源供應器導入功率晶體達陣

2021 年 12 月 23 日

深度訓練提升CNN網路精度

2023 年 09 月 29 日

Hailo在樹莓派上實證LLM技術的語音識別

2025 年 04 月 29 日
前一篇
滿足多元控制/存取 ZigBee Gateway趁勢而起
下一篇
太克即時頻譜分析儀獲編輯推薦獎