延續半導體量產經濟效益 EUV成10奈米製程發展關鍵

作者: 蕭凱木
2013 年 10 月 07 日
半導體的發展隨著摩爾定律(Moore’s Law)演進,雖然是關關難過但還是關關過,其中在製程技術上,主要瓶頸在微影製程的要求不斷提高,目前主流曝光技術是採用波長193奈米(nm)的浸潤式曝光(Immersion)技術;然而,進入32/28奈米以下製程節點,現有單次曝光製程已無法滿足先進製程閘極線寬製作需求,須導入與以往不同且更繁複的雙重曝光(Double-Patterning)技術,製造流程如圖1所示。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

SoC設計探索善用儲存架構特性 提昇快閃記憶體系統效能

2004 年 11 月 11 日

EMC設計/驗證雙管齊下 車載電子系統告別雜訊干擾

2015 年 04 月 02 日

兼顧部署成本與傳輸效能   DSL+LTE混合網路受營運商青睞

2018 年 01 月 19 日

感測系統連上線 邊緣智慧護IIoT節點安全

2018 年 07 月 16 日

SPARC沉積薄膜有效克服訊號串擾(1)

2023 年 04 月 27 日

可程式化移相器問世 光子晶片設計彈性大增(2)

2024 年 11 月 12 日
前一篇
提升4K2K影音體驗 HDMI 2.0測試方案競出籠
下一篇
安捷倫SystemVue軟體模擬速度快六十四倍