挑戰七埃米製程 imec提出雙列CFET結構

作者: 黃繼寬
2024 年 12 月 09 日
在2024年IEEE國際電子會議(IEDM)期間,比利時微電子研究中心(imec)發表一款基於互補式場效電晶體(CFET)的全新標準單元結構,內含兩列CFET元件,兩者之間共用一層訊號布線牆。這種雙列CFET架構的主要好處在於簡化製程和大幅減少邏輯元件和靜態隨機存取記憶體(SRAM)的面積。根據imec進行的設計技術協同最佳化(DTCO)研究。與傳統的單列CFET相比,此新架構能讓標準單元高度從4軌降到3.5軌。...
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

3D電晶體架構不斷翻新 製程微縮還能繼續走下去

2023 年 10 月 27 日

三大因素拖累 IEK下修今年台灣電子業產值預估

2016 年 04 月 28 日

重組技術組合 格羅方德退出7奈米先進製程競賽

2018 年 08 月 29 日

VLSI論壇開跑 各大研究機構展示研發火力 

2022 年 06 月 17 日

台版晶片法補貼門檻定案 2024年正式適用

2023 年 05 月 03 日

為10奈米以下線寬鋪路 imec發表超低電阻合金研究成果

2023 年 05 月 26 日
前一篇
AI PC銷量上看億台 小型語言模型蓄勢待發
下一篇
DigiKey呈獻Supply Chain Transformed第三季