擺脫雜訊干擾包袱 ADC電源設計最佳化不可或缺

作者: Xavier Ramu
2016 年 06 月 13 日
對高效能類比數位轉換器(ADC)而言,電源上所夾帶的雜訊常是拖累其效能表現的原因之一,其中又以管線(Pipeline)ADC對雜訊最為敏感。一般來說,在為ADC設計電源供應時,最須注意的是漣波、閃爍與寬頻熱雜訊。相關電源設計必須按照ADC特性最佳化。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

可攜式醫療電子講求輕巧/節能 嵌入式處理器需求升溫

2008 年 12 月 15 日

兼顧高精度與靈活性 SoC MCU提升BGM效能

2012 年 09 月 22 日

借力大小核設計架構 多核處理器強效又省電

2013 年 12 月 05 日

整合更多GPU核心 行動處理器大開「眼」界

2013 年 12 月 23 日

Wi-Fi/LTE/LPWA各有所長 IIoT閘道器助攻遠端監控

2021 年 03 月 18 日

嵌入式AI應用持續成長 深度學習大顯神威(3)

2024 年 06 月 18 日
前一篇
藍牙低功耗打下基礎 標籤/信標應用進展神速
下一篇
是德高速數位量測解決方案獲百佳泰採用