擺脫雜訊干擾包袱 ADC電源設計最佳化不可或缺

作者: Xavier Ramu
2016 年 06 月 13 日
對高效能類比數位轉換器(ADC)而言,電源上所夾帶的雜訊常是拖累其效能表現的原因之一,其中又以管線(Pipeline)ADC對雜訊最為敏感。一般來說,在為ADC設計電源供應時,最須注意的是漣波、閃爍與寬頻熱雜訊。相關電源設計必須按照ADC特性最佳化。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

剖析車輛智慧化核心 車用MCU穩健成長

2005 年 10 月 21 日

駕駛輔助系統需求殷切 適應性定速系統更智慧

2005 年 10 月 18 日

提高電源模組可靠度 低功率返馳式PWM IC建功

2011 年 12 月 26 日

打通量產關鍵環節 高功率LPP光源加速EUV商用

2011 年 12 月 29 日

因應最新版SD/eMMC量測需求 邏輯分析儀性能再升級

2013 年 03 月 16 日

覆晶封裝導入銅柱技術 可靠度評估不可輕忽

2025 年 01 月 17 日
前一篇
藍牙低功耗打下基礎 標籤/信標應用進展神速
下一篇
是德高速數位量測解決方案獲百佳泰採用