擺脫雜訊干擾包袱 ADC電源設計最佳化不可或缺

作者: Xavier Ramu
2016 年 06 月 13 日
對高效能類比數位轉換器(ADC)而言,電源上所夾帶的雜訊常是拖累其效能表現的原因之一,其中又以管線(Pipeline)ADC對雜訊最為敏感。一般來說,在為ADC設計電源供應時,最須注意的是漣波、閃爍與寬頻熱雜訊。相關電源設計必須按照ADC特性最佳化。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

活用FPGA 智慧家電能源效率再升級

2009 年 02 月 11 日

發揮作業系統靈活彈性 可編程SoC擴大應用版圖

2009 年 02 月 17 日

產品種類/應用範疇擴增 穿戴式電子商機全面引爆

2014 年 02 月 10 日

改善玻璃強度不足問題 OGS觸控滲透變形筆電

2014 年 02 月 20 日

定義/邏輯驗證精準又簡單 客製化指令加速特定領域應用

2020 年 08 月 03 日

導入太赫茲THz頻段 6G感測/分子通訊技術降落

2023 年 03 月 02 日
前一篇
藍牙低功耗打下基礎 標籤/信標應用進展神速
下一篇
是德高速數位量測解決方案獲百佳泰採用