減少離線電源供應電路占用空間 採用複合式元件實現

作者: PFCPhil Zuk
2006 年 08 月 28 日
功率因數校正的基本定義是使電流、電壓波形能夠一致,使電流失真最小,增加電源效率。實現功率因數校正方式通常是採用升壓轉換器,維持一個高於線電壓峰值的電壓。目前半導體業者已發展出複合式元件,將功率因數校正與脈寬調變功能整合到一個封裝元件中,有助於減少元件數量與離線電源供應電路占用空間。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

滿足嵌入式系統小型化及高整合度需求 高速8位元網路MCU興起

2006 年 09 月 28 日

謹慎考量機械/散熱/零組件配置 AMC卡帶來全新設計挑戰

2006 年 10 月 27 日

邁向高畫質時代 視訊系統設計角色吃重

2007 年 12 月 25 日

挾高性能/低成本優勢 外部電容幫浦使用彈性大

2010 年 12 月 06 日

主動箝位技術顯威 順向轉換器輸出完整傳遞函數

2014 年 12 月 07 日

低精度高性能:NVIDIA FP4格式如何加速AI應用新時代

2025 年 03 月 28 日
前一篇
Cypress推出最新PSoC Express 2.1版開發工具
下一篇
亞爾特拉Elektrobit提供無線基地台OBSAI RP3-01開發套件