西門子數位工業軟體日前進一步深化與台積電的合作,共同推動半導體設計和整合領域創新,協助客戶應對下一代技術挑戰。西門子包含nmDRC、nmLVS、YieldEnhancer及PERC在內的Calibre nmPlatform軟體套件,以及Analog FastSPICE(AFS)和Solido解決方案,目前已獲得台積電N2P和A16製程認證。此外,Calibre 3DSTACK解決方案已獲得台積電3DFabric技術及3Dblox標準的認證,助力推動矽堆疊及封裝設計發展。
西門子和台積電在現有的N3P設計解決方案的基礎上,進一步推進針對台積電N3C技術的工具認證。雙方同時就台積電最新的A14技術的設計支援展開合作,為下一代設計奠定基礎。
西門子與台積電的合作有助於推進系統和半導體設計在人工智慧、汽車、超大規模運算、行動裝置等關鍵領域的發展,雙方近期取得的技術成果包括:
Calibre nmDRC軟體、Calibre nmLVS軟體、Calibre PERC軟體以及採用SmartFill技術的Calibre YieldEnhancer軟體,目前已獲得台積電先進N2P和A16製程認證,為雙方共同客戶提供最先進的簽核技術。Calibre xACT軟體已獲得台積電最新的N2P製程認證。
隨著3Dblox技術逐步成為IEEE標準,西門子和台積電合作驗證Calibre 3DSTACK解決方案對3Dblox及台積電3DFabric技術的支援,此項認證進一步延續雙方在台積電3DFabric矽堆疊與先進封裝技術熱分析領域的合作。西門子的Innovator3D IC解決方案現可在不同抽象層中支援3Dblox語言格式。
西門子Analog FastSPICE(AFS)軟體獲得台積電N2P和A16製程認證,為下一代類比、混合訊號、射頻及記憶體設計提供強大解決方案。此外,AFS工具作為台積電N2製程客製化設計參考流程的一部分,也支援台積電的可靠性感知模擬技術,可解決IC老化和即時自熱效應等可靠性問題。採用台積電N2P技術的設計參考流程亦與西門子的Solido Design Environment軟體整合,可執行進階變異感知驗證。
西門子透過Calibre 3DSTACK和AFS技術,並結合西門子的專業知識和台積電的先進製程技術,為台積電的緊湊型通用光子引擎平台開發設計解決方案。
此外,西門子正針對Aprisa軟體和mPower軟體進行台積電N2P製程的認證,旨在為類比和數位設計提供實體實作和電遷移/IR壓降分析。
西門子EDA與台積電已成功認證七種雲端生產流程,包括Solido SPICE、Analog FastSPICE、採用SmartFill技術的Calibre nmDRC和Calibre YieldEnhancer、Calibre nmLVS、Calibre PERC、Calibre xACT,以及mPower電源完整性分析流程工具。上述產品現在均可在AWS雲端上安全運作,並確保卓越的準確性。
西門子EDA執行長Mike Ellow表示:「在西門子EDA持續開拓新解決方案並推動半導體產業發展的過程中,與台積電的聯盟是非常重要的一部分,這不僅豐富了我們的產品組合,也賦能雙方客戶從容應對未來的挑戰。」
台積電先進技術業務開發處資深處長袁立本表示:「透過加強與西門子的合作,台積電結合西門子經驗證的設計解決方案與台積電技術的效能和能耗優勢,助力客戶創新。我們與包括西門子在內的開放創新平台生態系合作夥伴持續合作,攜手推動半導體技術突破界限,開創未來。」