鎖定背板主幹應用領域 實驗性低功率收發器成形

作者: J. Poulton / R. Palmer
2008 年 08 月 26 日
現今電腦系統需要接近1Tbit/s的極高晶片外通訊頻寬,同時,使用於晶片間互連的高速序列連結也非常普遍。這些連結通常是由具備適度衰減、干擾與反射的極短通道所構成。然而,目前晶片間序列連結必須處理更困難的背板與纜線收發器通道問題;這些能提供大約20mW/Gbit/s功率效率的連結,耗費的功率遠超過短通道晶片間應用之所需。當今大部分的應用,包括家庭娛樂系統與可攜式電子裝置,其功率受到可用電力與散熱系統的嚴格限制;在桌上型與機上型應用方面,則已到達必須使用空氣冷卻的極限。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

起火事故層出不窮 電子產品細部設計漸受重視

2008 年 05 月 14 日

嚴格把關材料/標準/測試方法 電動車鋰電池安全上路

2011 年 03 月 28 日

通吃LED TV和照明 高功率LED勢力版圖急擴

2012 年 06 月 01 日

切合物聯網低能耗需求 SPOT翻轉MCU設計思維

2016 年 06 月 27 日

PUF研究如火如荼展開  隨機晶片指紋安全性更超前

2017 年 08 月 24 日

嵌入式系統擁抱虛擬化 實現方式各有優缺(1)

2023 年 12 月 21 日
前一篇
溫瑞爾支援英特爾嵌入式設備整合處理器系列
下一篇
精算陶瓷電容性能表現 DC- DC轉換器成本省更多