降低電源電壓變動量 整合LSI及DC/DC轉換器出線

作者: 陳乃塘
2008 年 04 月 02 日
英特爾(Intel)在秋季IDF 2007發表32奈米製程的靜態隨機存取記憶體(SRAM)實驗晶片,讓人感受到半導體製程的進展,實在很駭人(圖1)。90年代開始,半導體製程從500、350、250、180、130、90、65、45奈米到今日的32奈米,不光是半導體製程數字的進步,背後還潛藏一個很重要的現象,即電源電壓的往下滑落。從5、3.3、2.5、1.8、1.5、1.2到1伏特左右,大型積體電路(LSI)電源電壓也隨著半導體世代微細化在變動。對於一個產品設計者來說,電源配線上最難處理的,即電壓的變動。眾所皆知,電源電壓若不穩定,線路板上訊號波形的傳送會失真,因而造成LSI的延誤動作,也可能造成電磁干擾(EMI)的困擾,會造成上述情形很大的原因在於LSI的低電壓化。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

無線通訊:採用反向連結電源控制元件 減少CDMA系統功耗及干擾

2005 年 04 月 29 日

SoC設計:錯誤更正碼的明日之星-LDPC部份平行解碼架構能多元應用

2005 年 07 月 14 日

滿足設計人員需求 PCIe有助刀鋒系統模組化

2007 年 09 月 12 日

打造驅動HB LED高功率/耐用方案<br>全新脈衝電平調變技術崛起

2009 年 07 月 03 日

低電壓/高資料密度/速率 DDR5全面搶攻高效應用

2020 年 12 月 07 日

車載電氣系統超前部署 48V輕油電擁抱新應用

2020 年 09 月 10 日
前一篇
上中下游供應鏈齊頭並進 台商前進LED照明市場商機
下一篇
溫瑞爾Workbench獲Eclipse Foundation獎項