Aldec發布最新改版的Active-HDL(7.2)

2007 年 01 月 30 日

Aldec宣布Active-HDL最新版本Active-HDL 7.2,已於2006年12月11日正式上市。Active-HDL是1套以Windows為基礎,可支援FPGA/CPLD/ASIC設計輸入/驗證平台。Aldec在台總代理鈦思科技表示,Active-HDL新版(7.2)增加了許多新的產品功能,如簡化設計時的複雜度/提高生產力/加快行為層速度等。
 

Active-HDL新版(7.2)改進PLI/VHPI/VPI精靈的圖形化使用者介面。設計流程管理者也做了功能上的更新並支援最新合成 (Synthesis)/布局/繞線/其他供應商工具。鈦思科技表示,Active-HDL是市面最具彈性且介面最易於使用的設計套裝軟體,能夠協助工程師在單一整合的環境下執行所有工作。
 

Active-HDL新版(7.2)同時改善波型檢視器的速度,就好像控制滑鼠上的滾輪檢視功能一樣方便,能夠輕鬆將畫面放大/縮小,波型檢視器裡也有1個一樣的控制器功能,只要按住CTRL鍵並利用滑鼠來回上下的動作即可控制。
 

Aldec網址:www.aldec.com
 

鈦思網址:www.terasoft.com
 

標籤
相關文章

芯科任意頻率時脈產生器出爐

2009 年 10 月 15 日

新唐科技推出新一代 eSIO NCT6681D

2011 年 01 月 04 日

QuickLogic平行相機介面支援Android

2013 年 05 月 24 日

Vicor推出新款48伏特降壓穩壓器

2015 年 06 月 01 日

科盛R15版本新增全耦合製程模擬

2017 年 11 月 16 日

西門子秀自動化方案 創企業能源轉型新商機

2020 年 10 月 16 日
前一篇
安捷倫新發表J-BERT功能提供抖動容忍度測試
下一篇
盛達電業BILLION正式切入台灣中小企業通路市場