Altera針對FPGA收發器發售Arria GX

2007 年 11 月 05 日

Altera提供Arria GX現場可編程邏輯閘陣列(FPGA)系列的第一款開發套件,該系列具有收發器的無風險低成本FPGA。Arria GX開發套件包括PCI Express(PCIe)、Serial RapidIO(SRIO)與Gigabit乙太網路(Gbe)等高速序列介面設計,提供更健全的開發和測試環境。該套件為設計人員大幅地降低成本,節省設計時間,系統設計人員更可以利用該開發套件做為自己的設計起點。
 



該套件針對PCIe×1和×4、Serial RapidIO(SRIO)與Gigabit乙太網路(GbE)等設計,它包括一個PCI Express外形尺寸卡,一顆具有60K邏輯單元(LE)、三百五十個用戶I/O接腳和八個收發器通道的Arria GX FPGA。開發套件還包括Arria GX開發板、PCIe×4邊緣連接器、高速夾層卡(High Speed Mezzanine Card, HSMC)連接器、工作在233MHz的32MB×16 DDR2 SDRAM。開發工具包括PCIe參考設計和完整的文件檔案、Quartus II網路版設計軟體、支援OpenCore Plus矽智財(IP) Megafunction,例如PCIe編譯器×1和×4、GbE和SRIO等。
 


Altera網址:www.altera.com

標籤
相關文章

安捷倫數位量測研習營起跑

2007 年 05 月 09 日

英飛凌首款ADSL IAD方案支援全IP網路

2009 年 03 月 04 日

円星USB 3.0實體層IP通過台積電驗證

2014 年 02 月 24 日

ADI與Cambridge Consultants合作開發智慧監控系統

2016 年 05 月 16 日

Secure Thingz/Intrinsic ID確保嵌入式產業供應鏈可信度

2022 年 01 月 24 日

BV於3/10舉辦物聯網資安通行證研討會

2023 年 03 月 07 日
前一篇
唯一能救我的就是客戶 專訪德州儀器亞洲區總裁陳維明
下一篇
盛群HT1632內建顯示記憶體LED驅動IC