Altera高性能數位訊號處理設計提高一個數量等級效能

2008 年 07 月 08 日

針對高性能數位訊號處理(DSP)設計,Altera公司發布具有第二代模型合成技術的DSP Builder工具版本8.0。該技術使DSP設計人員第一次能夠自動產生採用高階Simulink設計描述架構的時序最佳化RTL程式碼。相較於手動最佳化HDL程式碼需要數小時甚至數天時間,新的DSP Builder特性,可讓設計人員幾分鐘內即實現接近峰值FPGA性能的高性能設計,大幅地提高了效能。
 



The MathWorks訊號處理和通訊市場總監Ken Karnofsky表示,DSP Builder第二代採用模型架構的合成技術,在設計高性能DSP時,可以借助該技術使用Simulink做為建模、模擬和實施環境。大量提升設計人員在Altera FPGA上實現DSP功能時的效能。
 



設計無線基地台多載波、多天線RF處理等實際應用中的多通道訊號處理資料通路時,新的DSP Builder第二代合成技術大幅提高了效能。DSP Builder工具自動加入串流階級和暫存器,透過分時多工技術產生高度最佳化的功能設計,例如數位昇頻(DUC)、降頻(DDC)、峰值因數抑制(CFR)和數位預失真(DPD)等功能,可大幅地提高效能。使用戶能夠迅速完成系統層級設計,並針對載波頻寬、載波數、天線和分區變化輕易調整設計。DSP Builder版本8.0提供了多天線、多載波WiMAX和WCDMA DUC與DDC設計等的設計實例。
 



Altera網址:www.altera.com

標籤
相關文章

矽晶片啟用社群攜手支援飛思卡爾PowerQUICC處理器

2005 年 03 月 17 日

德州儀器提升高畫質視訊處理器效能三倍

2011 年 03 月 03 日

Diodes推出高功率因數升壓LED驅動器

2014 年 07 月 30 日

立肯將於台北/新竹舉辦MIPI M-PHY除錯研討會

2015 年 10 月 19 日

u-blox攜手合作夥伴發表全球首款免充電GPS智慧手表

2019 年 02 月 18 日

凌華攜手英特爾投入機器視覺技術創新

2021 年 01 月 14 日
前一篇
On Sight採用太克可攜式視訊波形監視器
下一篇
亞德諾推出精密16位元逐次逼近型類比數位轉換器