Altera LVDS I/O標準支援SGMII

2008 年 05 月 08 日

Altera宣布Stratix III FPGA在其LVDS I/O上支援序列Gigabit媒體獨立介面(SGMII)。Stratix III LVDS I/O的介面速率達到1.25Gbit/s,滿足SGMII嚴格的抖動性能要求,支援不含收發器的三速乙太網路(10/100/1000Mbit/s)介面。Stratix III FPGA是業界首款在LVDS接腳上支援Gigabit乙太網路SGMII的可編程邏輯元件,降低每項元件的成本和功率消耗,並可提供更多的介面。
 



Stratix III FPGA的SGMII I/O支援元件可透過小型可插拔(SFP)光纖模組連接Gigabit乙太網路埠。用戶使用Stratix III FPGA的LVDS通道,可以在多埠應用中整合較多的Gigabit乙太網路通道,如九十六埠SGMII交換器等。
 



Stratix III FPGA LVDS通道之所以能支援Gigabit乙太網路SGMII,是因為其架構具有較低的抖動特性,支援動態相位對齊(DPA)和軟式核心時鐘資料恢復(CDR)模式。軟式核心CDR在可編程架構中以IP的形式實現,可從嵌入時鐘的資料中提取時鐘,支援SGMII。
 



Altera網址:www.altera.com

標籤
相關文章

2007 NI虛擬儀控應用徵文比賽開跑

2007 年 05 月 18 日

諾基亞Qt版本幫助軟體開發商提升工作效率

2009 年 03 月 12 日

意法半導體將於今年12/10公布新策略計畫

2012 年 12 月 06 日

ADI整合式光學模組符合新法規標準

2018 年 07 月 04 日

意法半導體/Sierra Wireless加速物聯網連線方案部署

2021 年 11 月 16 日

意法半導體推出STM32WBA52無線微控制器

2023 年 03 月 15 日
前一篇
滿足多元控制/存取 ZigBee Gateway趁勢而起
下一篇
太克即時頻譜分析儀獲編輯推薦獎