Altera推出56Gbps PAM-4/30Gbps NRZ雙模收發器

2016 年 03 月 25 日

Altera近期發布能夠讓Stratix 10 FPGA和SoC支援高達56Gbit/s資料速率的收發器技術,並展示FPGA業界首次實現的支援雙模56-Gbps 四電平脈衝振幅調製(PAM-4),以及30-Gbps非歸零(NRZ)收發器技術。該收發器技術提高一個收發器通道的頻寬,使得設備製造商能夠靈活的開發未來系統。


該收發器技術將支援1Gbit/s至56Gbit/s的資料速率。客戶可以使用Stratix 10 FPGA來開發支援50G、100G、200G、400G和Terabit應用的下一代通訊和網路基礎設施。收發器的雙模功能為客戶開闢了開發下一代高階系統的途徑,並支援主流和已有背板、銅纜、晶片至晶片和晶片至模組互聯與介面,進而保護客戶的投資。


此外,Stratix 10 FPGA使用異質架構系統級封裝(SiP)方法來整合收發器。技術連接了收發器區塊和單晶片FPGA核心架構被英特爾(Intel)的嵌入式多晶片互聯橋接(EMIB)在一起,如此一來,Stratix 10 FPGA和SoC幾乎能夠滿足所有市場領域日益增長的系統頻寬需求;並採用收發器區塊方法,可進一步提高靈活性和可擴展能力,促使產品儘快面市。


Altera網址:www.altera.com

標籤
相關文章

Altera新IP方案與IDT晶片達成互操作性

2012 年 11 月 02 日

Altera攜手Northwest開發RLDRAM 3介面方案

2012 年 11 月 16 日

Altera展示多核心處理器互聯IP

2013 年 08 月 06 日

Altera電源轉換器解決方案電路板面積減小50%

2013 年 10 月 29 日

Altera攜手台積電打造Arria 10 FPGA/SoC

2014 年 04 月 25 日

Altera/CMRI共同開發下一代C-RAN無線技術

2014 年 10 月 29 日
前一篇
提升使用者體驗 瑞薩USB PD控制器首重安全性
下一篇
建立平均模型 返馳轉換器漏電感影響全都露