FPGA系列講座:Logic Gate Design發展平台(3) 快速型資料正反器設計重點

作者: 湯朝景
2006 年 01 月 16 日
IC Design內含Language Level(High Level)、Gate Level及Transister Level三種電路設計層次。電路檔的數位合成(Digital Synthesizing)產生實體電路所需要的輸出檔格式,以及選擇生產製造的製程、廠商等等...
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

了解誤差來源及補償方法 大幅提昇類比數位轉換器效能

2005 年 03 月 02 日

分析標準規範不同 ZigBee 1.1/Pro相容問題有解

2007 年 08 月 14 日

提高5G頻譜使用率 同頻同時全雙工受矚目

2016 年 02 月 25 日

波形更新/觸發/長時記錄面面觀 數位示波器驗證/除錯迎新機

2020 年 05 月 21 日

耗盡型功率MOSFET強化系統可靠性

2023 年 05 月 04 日

可靠/高效率電源需求水漲船高 48V系統層級應用大開大闔(2)

2024 年 12 月 03 日
前一篇
Cypress搶攻車用CIS市場版圖 車用感測器市場蘊藏無限商機
下一篇
TimeLab Corporation任命Young Sohn為董事長