Spansion/台積電簽署合作協議

2007 年 05 月 23 日

Spansion與台灣積體電路(TSM)宣布雙方簽署合作協議,共同開發MirrorBit技術在40奈米製程下的變異處理技術 (Variations)。根據協議,Spansion將利用雙方共同開發MirrorBit變異處理技術來擴展其在新領域的適用性,並由台積電負責製程驗證,隨後將此Spansion的先進快閃記憶體技術導入量產。
 



Spansion表示,MirrorBit是一項植基於邏輯技術的技術平台,具有強大整合性。台積電有著卓越的製程技術開發專長,期待與台積電合作共同促進MirrorBit向新領域的邁進。
 



Spansion和台積電此前簽署過一份關於110奈米和90奈米MirrorBit技術協議。台積電從2006年第二季即開始以110奈米製程生產Spansion快閃記憶體晶圓。
 



台積電總經理蔡力行表示,與Spansion的合作使得台積電能提供更多樣的技術,也增加了台積電參與快速發展的快閃記憶體業務的程度。台積電具備豐富的十二吋積體電路製造經驗,此次雙方的合作將快閃記憶體技術研發與生產帶入一個全新里程碑。
 



Spansion網址:www.spansion.com、台積電網址:www.tsmc.com.tw
 


標籤
相關文章

盛群半導體推出1.8伏特微控制器

2007 年 09 月 07 日

IR發表八支腳高效共振半橋控制IC

2010 年 09 月 28 日

英飛凌與漢高合作推出熱介面材料TIM

2013 年 02 月 28 日

西門子協助台北南山廣場打造智慧永續綠建築

2018 年 07 月 30 日

資策會/中冠資訊打造大南方3T資安聯防生態

2023 年 06 月 12 日

Power Integration返馳式切換開關IC適用於800V汽車

2024 年 12 月 25 日
前一篇
MAXIM發表MAX13485E/MAX13486E
下一篇
飛思卡爾發表多核心處理器