影像轉檔需求殷 低功耗FPGA展身手

由於數位家庭架構中,可攜式裝置也是重要的一環,須與電視機等大螢幕裝置連結播放影音檔案,但現階段可攜式裝置處理器晶片皆未有此功能,因此對於客製化能力高的現場可編程閘陣列(FPGA)需求逐漸興起,業者可利用FPGA作為輔助,以順利轉換影像訊號,也開啟FPGA另一片天。   左起為SiliconBlue業務經理謝忠義、資深應用工程師王致禹 ...
2010 年 08 月 12 日

獲中國大陸標準採納 DisplayPort發展添利多

由於中國大陸內需市場龐大,因此官方針對各式國際標準多有自訂標準,在高速傳輸介面也不例外。由中國大陸經濟產業部主導的數位消費類產品介面標準,已確定採用DisplayPor為主要參考技術,此舉將為發展遲緩並逐漸錯失市場商機的DisplayPort,注入一劑強心針。   Analogix資深市場行銷經理梁倩表示,中國大陸自有數位消費類產品介面標準以DisplayPort為主,對致力於DisplayPort並深耕中國大陸市場的Analogix而言,是相當好的機會點。 ...
2010 年 05 月 19 日

LTC推出16位元低功耗80Msps ADC

凌力爾特(Linear Technology)發表一款低功耗16位元無缺碼、80Msps類比數位轉換器(ADC)–LTC2259-16,功耗僅89毫瓦特,較其他16位元競爭方案少了二分之一。此元件為現有LTC2259-14系列之14位元低功耗ADC的腳位相容升級方案。   LTC2259-16針對具備雙倍數據傳輸率(DDR)互補式金屬氧化物半導體/低電壓差動訊號傳輸(CMOS/LVDS)輸出的單一16位元ADC提供最低功耗,更整合了替代位元極性(ABP)模式及數據輸出亂數器,以降低數位回授,可簡化設計各式應用之高速ADC的任務,包括高畫質(HD)廣播攝影機、IMO雷達、乙太網路(Ethernet)測試器、可攜式測試及儀器、軟體定義無線電及毫毫微型蜂巢式(Femtocell)基地台等。   數位回授的產生於來自ADC輸出的能源耦合回類比區段,其將產生相互作用,而呈現如雜訊基準的奇數修整及於ADC輸出頻譜的突波。最差的情況是在中間刻度時,其所有輸出都將從一變成零,或反之亦然,而產生耦合回輸入的大接地電流。為克服此影響,LTC2259-16替代位元極性模式能於輸出緩衝前反轉所有奇數位元,以等化一及零切換的數字。可有效去除會產生數位回授的大接地層電流。除ABP外,所提供的選配式數據輸出亂數器也可降低來自數位輸出的干擾。亂數器可打亂數位輸出,以減少耦合回ADC輸入可能的重複性編碼形式,因其會在輸出頻譜中引起不想要的音調。此兩項數位回授降低技術能提升無突波動態範圍(SFDR)效能達10~15分貝。   LTC2259-16可操作於1.8伏特之低類比供應,提供73.1分貝的訊噪比(SNR),及於基頻具備優越的88分貝無雜訊動態範圍(SFDR)。超低的0.17psRMS抖動可達到IF頻率之欠取樣,並具備優越的雜訊效能。LTC6406則為建議的軌對軌ADC驅動器,以維持LTC2259-16的AC效能。該產品的數位輸出可被設定為全速率CMOS、DDR...
2010 年 04 月 02 日

VESA力推1.2版新規格 DisplayPort攻勢再起

DisplayPort推出以來,廣受個人電腦產業的青睞,而預計於2009年底底定的1.2版,則新增包括多重串流、支援3D顯示等更多功能,再加上DisplayPort於產業鏈中帶來的各種優勢,預期Dis...
2009 年 12 月 20 日

萊迪思發表可編程時鐘元件評估板

萊迪思(Lattice)發布ispClock 5400D可編程時鐘元件的評估板,這款新評估板適用於ispClock5400D差分時鐘分配元件的評估和設計的開發平台。該款評估板還可以用於查看5400D元件的性能和在系統編程,或用作LatticeECP3現場可編程閘陣列(FPGA)串列協定或視頻協定評估板的副板或時鐘源。   通常,只有帶有LVDS或LVPECL介面的價格昂貴的振盪器才可用作FPGA...
2009 年 12 月 16 日

嵌入式聯網當紅 晶片整合連結功能成趨勢

MCU與FPGA業者為因應嵌入式聯網應用的發展趨勢,不約而同在新推出的產品中,整合序列傳輸介面與連結功能,並積極提高產品整合度與降低成本,以進一步擴大產品應用層面。
2009 年 12 月 14 日