縮減先進製程IC設計時程 新思原型驗證平台登場

為節省先進製程IC設計成本,新思科技(Synopsys)宣布推出新一代HAPS-80 FPGA原型建造系統。該系統搭配ProtoCompiler設計自動化和除錯軟體,並採用賽靈思(Xilinx)最新的現場可編程閘陣列(FPGA)元件,可大幅提升軟體開發、硬體/軟體整合,以及系統驗證的速度。 ...
2015 年 09 月 23 日

思源科技Verdi偵錯系統搶進中國大陸市場

思源科技日前宣布旗下的Verdi自動化偵錯系統,已獲中國大陸的ASIC設計與半導體IP供應商芯原(VeriSilicon)選用,以作為標準偵錯平台。屢獲嘉獎的Verdi軟體現已全面部署至芯原全球研發部門,可大幅縮短偵錯時間,並加速先進技術製程中的複雜數位IC與系統晶片(SoC)設計。 ...
2011 年 04 月 27 日