有效降低氮化鉭層電阻 鈷助力先進製程效能提升

作者: 葛裕逢 / 鮑忠興
2020 年 01 月 18 日
隨著人工智慧及大數據時代來臨,晶片也須透過不斷微縮提升效能。面對7奈米(nm)先進製程,如何生產效能更高、耗電更少、面積更小,且符合可靠度要求的晶片,為當今半導體製程的重要課題。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

爭搶1x奈米代工商機 晶圓廠決戰FinFET製程

2013 年 09 月 02 日

電源/訊號網路分道揚鑣好處多 晶背供電將成大勢所趨

2022 年 12 月 19 日

TEM破解半導體差排軌跡 找出晶片漏電真因(1)

2024 年 05 月 03 日

TEM破解半導體差排軌跡 找出晶片漏電真因(2)

2024 年 05 月 03 日

EDS能譜判讀精準校正 分析偽訊號/能峰重疊(1)

2024 年 07 月 03 日
圖6 (圖左與圖中)環型振盪器上的鰭型結構掃描傳輸電子顯微鏡(STEM)影像與(圖右)貫穿閘極(能量色散X射線光譜儀,即EDS)的元素標示顯示CMOS圖形化與鉬基p型功函數金屬堆疊的良好均勻一致性。

DRAM儲存密度要求只增不減 熱穩定FinFET潛力可期

2025 年 11 月 21 日
前一篇
貿澤攜手SamacSys推官網新功能 ECAD資源免費下載
下一篇
數位轉型切忌盲目跟風 組織再造/科技導入要同步