加快產品設計時程提升DSP效能 FPGA協同處理器扮要角

作者: Tom Hill
2006 年 11 月 24 日
各種高效能DSP平台一向都採用通用型DSP處理器來執行以C語言開發的演算法,而現今為提升DSP整體效能,亦有採用以FPGA協同處理器的作法,此種方案無論在效能、功耗、以及成本方面均具有顯著的優勢,並可加快產品設計開發的流程,加快產品進入市場的腳步。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

電子工業扮環保先鋒 智慧功率晶片/系統有效降低能耗

2008 年 03 月 27 日

可編程MEMS振盪器提升行動裝置設計彈性

2009 年 11 月 30 日

搭配最佳供電序列方案 FPGA系統電源管理效率大增

2015 年 06 月 27 日

移動區塊式資料消除技術輔助 繪圖處理器效能大躍進

2014 年 11 月 24 日

無線技術創新大舉出籠 5G空中介面全面進化

2017 年 03 月 09 日

全頻段接收器提升GNSS效能 強化準確度/穩健性/可靠性(1)

2025 年 05 月 29 日
前一篇
百利通半導體發表新款高性能PCIE TO PCIX橋接晶片
下一篇
凌力爾特2×2毫米DFN封裝提供達500毫安培電流