加快產品設計時程提升DSP效能 FPGA協同處理器扮要角

作者: Tom Hill
2006 年 11 月 24 日
各種高效能DSP平台一向都採用通用型DSP處理器來執行以C語言開發的演算法,而現今為提升DSP整體效能,亦有採用以FPGA協同處理器的作法,此種方案無論在效能、功耗、以及成本方面均具有顯著的優勢,並可加快產品設計開發的流程,加快產品進入市場的腳步。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

搭起數位/類比設計橋樑 整合型混合訊號EDA顧全大局

2008 年 10 月 07 日

改用新SuperSO8封裝 OptiMOS脫胎換骨

2010 年 03 月 22 日

Thunderbolt/USB 3.0飆速 Ultrabook擴充基座商機湧現

2013 年 11 月 02 日

二次強化技術突破 OGS觸控滿足筆電變形設計

2013 年 11 月 09 日

寬能隙半導體普及在望 電源轉換損耗再創新低

2020 年 07 月 02 日

AEB力保汽車/行人安全 法案應加快趕上技術進展(1)

2024 年 04 月 03 日
前一篇
百利通半導體發表新款高性能PCIE TO PCIX橋接晶片
下一篇
凌力爾特2×2毫米DFN封裝提供達500毫安培電流