加快產品設計時程提升DSP效能 FPGA協同處理器扮要角

作者: Tom Hill
2006 年 11 月 24 日
各種高效能DSP平台一向都採用通用型DSP處理器來執行以C語言開發的演算法,而現今為提升DSP整體效能,亦有採用以FPGA協同處理器的作法,此種方案無論在效能、功耗、以及成本方面均具有顯著的優勢,並可加快產品設計開發的流程,加快產品進入市場的腳步。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

結合GPS/重力感測器/陀螺儀 DR功能進駐導航裝置

2008 年 01 月 29 日

改用多晶矽鍺閘 p通道MOS開關時間縮短

2012 年 03 月 12 日

提升運算密度/降功耗 AI引擎優化5G高效運算

2020 年 12 月 28 日

縮小系統體積/提升可靠度 電源供應器導入功率晶體達陣

2021 年 12 月 23 日

深度訓練提升CNN網路精度

2023 年 09 月 29 日

Hailo在樹莓派上實證LLM技術的語音識別

2025 年 04 月 29 日
前一篇
百利通半導體發表新款高性能PCIE TO PCIX橋接晶片
下一篇
凌力爾特2×2毫米DFN封裝提供達500毫安培電流