搭配OpenCL標準 FPGA實現高效平行運算能力

作者: Deshanand Singh
2014 年 06 月 14 日
在可程式設計技術發展的最初階段,可程式設計能力出現了兩個極端。一個極端的代表是單核心中央處理器(CPU)和數位訊號處理器(DSP)單元。這些元件使用含有一系列可執行指令的軟體來進行程式設計。對於程式設計人員,在概念上以連續的方式來開發這些指令,而高階處理器能夠對指令重新排序,在運行時從這些連續程式中提取出指令級平行處理操作。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

混合訊號FPGA提高變速馬達節能效果

2010 年 01 月 18 日

低成本FPGA參考設計問世 IP CAM邁入SoC世代

2010 年 07 月 12 日

逆變器改搭cSoC 太陽能系統轉換效率勁揚

2012 年 08 月 06 日

Altera發布首款支援FPGA軟體開發套件

2012 年 11 月 07 日

Altera最新OpenCL SDK符合Khronos 一致性標準

2013 年 10 月 24 日

RoT FPGA助力 企業伺服器韌體更安全

2019 年 03 月 23 日
前一篇
經濟型車用處理器問世 IVI滲透入門/中階車款
下一篇
薄膜厚度/晶圓曲度控制有解 矽基氮化鎵LED商用可期