Altera可編程元件實現32Gbit/s收發器功能

Altera展出業界首款具有32Gbit/s收發器功能的可程式設計元件,在收發器技術上樹立另一個關鍵里程碑。 Altera公司產品和企業市場副總裁Vince Hu表示,今天的新聞為業界以及Altera收發器開發團隊樹立重要的里程碑。這些20奈米元件含有將用在下一代FPGA中的關鍵矽智財(IP)組件,現在它們經過驗證,Altera充滿信心必能按計畫為市場交付20奈米現場可編程閘陣列(FPGA)。 ...
2013 年 04 月 11 日

薄化製程良率升級 2.5D矽中介層晶圓成本下探

2.5D矽中介層(Interposer)晶圓製造成本可望降低。半導體業界已研發出標準化的製程、設備及新型黏著劑,可確保矽中介層晶圓在薄化過程中不會發生厚度不一致或斷裂現象,並能順利從載具上剝離,有助提高整體生產良率,減少成本浪費。
2013 年 04 月 08 日

20/14奈米戰火點燃 FPGA先進製程競技開打

FPGA廠商新一輪先進製程攻防戰開打。Altera、賽靈思及Achronix的2x奈米製程將相繼於2013年投產,其中,Altera更於近期宣布再朝14奈米製程推進;對此,賽靈思已計畫透過3D IC技術和更先進製程應戰,將使FPGA供應商先進製程大戰更趨白熱化。
2013 年 04 月 01 日

新規格速率升級 VDSL2站穩光纖最後一哩

VDSL2可望穩居寬頻接取網路最後一哩技術主流地位。國際電信聯盟近期除積極推廣VDSL2增強版G.Vector新規格外,亦已緊鑼密鼓展開下一代標準G.Fast的制定工作,預計將傳輸速率一舉提升至1Gbit/s等級,進一步擴大VDSL的市場滲透率。
2013 年 03 月 28 日

Altera低功耗28奈米FPGA支援PCIe 2.0

Altera宣布28奈米(nm)Cyclone V GT現場可編程閘陣列(FPGA)全面通過PCIe(PCI Express)2.0規範的相容性測試。   Altera資深產品市場經理Sabrina...
2013 年 03 月 21 日

挾3D IC競爭優勢 賽靈思力守FPGA江山

賽靈思(Xilinx)將以三維晶片(3D IC)技術優勢,迎戰競爭對手Altera的先進製程新攻勢。Altera日前宣布將借力英特爾(Intel)14奈米(nm)三閘極電晶體(Tri-gate Transistor)製程生產更先進的現場可編程閘陣列(FPGA)方案,引發外界對賽靈思在先進製程世代的競爭力疑慮;對此,賽靈思在日前法說會上強調,將挾其於3D...
2013 年 03 月 20 日

Intel/三星代工業務難壯大 台積電龍頭地位穩啦

台積電3~5年內仍將穩坐晶圓代工王位。英特爾(Intel)日前宣布與Altera展開晶圓代工合作,再度引發台積電晶圓代工地位將受威脅的疑慮。分析師認為,英特爾為FPGA業者代工主要目的係分攤先進製程高昂研發費用,對台積電的影響不大;至於面臨蘋果(Apple)訂單外移危機的三星(Samsung),近來雖積極拉攏晶片商,但在同業競爭考量下,預估也只能吸引二線廠投片,瓜分台積電市占影響有限。 ...
2013 年 03 月 08 日

亞德諾推出FPGA夾層卡快速原型開發套件

亞德諾(ADI)現場可編程閘陣列(FPGA)開發平台相容的FPGA夾層卡(FMC)系列,日前推出AD9250-FMC-250EBZ套件。數位和類比設計人員可利用AD9250-FMC-250EBZ套件,簡化並快速完成高速JESD204B...
2013 年 03 月 08 日

借力英特爾14nm製程 Altera啟動多代工廠策略

Altera晶圓代工策略大轉彎。Altera於日前宣布將採用英特爾(Intel)的14奈米三閘極電晶體技術,製造下一代軍事、固網通訊、雲端網路,以及電腦和儲存應用解決方案;此舉不僅讓Altera成為率先採用14奈米製造現場可編程閘陣列(FPGA)的業者,也意味著Altera將開始採用多家晶圓代工的生產策略,以及時提供符合客戶各種性能、功耗需求的產品。 ...
2013 年 03 月 07 日

Altera發表FPGA架構HSR/PRP參考設計

Altera發布針對智慧電網變電站自動化設備的高可用性無縫冗餘(HSR)和平行冗餘通訊協定(PRP)參考設計,進一步擴展智慧能源系統採用現場可編程閘陣列(FPGA)架構的解決方案。  ...
2013 年 03 月 01 日

解決跨卡干擾 易卡諾量產G.Vector晶片

易卡諾(Ikanos)搶先推出VDSL2 G.Vector規格特定應用積體電路(ASIC)晶片。看準G.Vector將成為未來2~3年光纖最後一哩(Last Mile)的主流標準,易卡諾克服跨線卡(Line...
2013 年 02 月 27 日

記憶體加入ECC功能 嵌入式系統提升抗誤碼能力

開發人員為避免嵌入式系統內建記憶體的錯誤碼導致儲存的資料損壞,甚至更嚴重造成系統崩潰,將利用於記憶體中加入ECC功能,藉此降低記憶體出錯機率,並強化嵌入式系統的抗錯誤能力。
2013 年 02 月 25 日